# VLSI 系統設計 -期末專題報告

# Report

| 系級 | 電機 113    |
|----|-----------|
|    |           |
| 學號 | F64096114 |
|    |           |
| 姓名 | 郭家佑       |
|    |           |

# 1、 系統簡介

#### (1) 指令集格式

本次的指令集參考了 RISC-V 中的基本架構 RV32I,主要可以分成 R,I,S,B,U,J type 六種指令,每一種指令有不同的 opcode

#### i. RV32I 特色

- a. Program counter
  - store the address pointing to instruction memory
  - used to +4 as the next instruction



#### b. Register file

- 32 registers compose this file
- two ports to read data
- one port to write data
- 5-bit (log232) address pointers

#### ii. Instruction type

R type 執行 Register 之間的運算

Ex: add => rs1+rs2 存入 rd

| 0000000 | rs2                           | rs1                                       | 000                                                   | rd                                                                                                                                                      | 0110011                                                                    | R add                                                                                                                                                                                                                                    | 0000000                                                                                                                                                                                                                                                                                                                                                                        | rs2                                                                                                                                                                                                                                                                                                                                | rs1                                                                                                                                                                                                                                                                                                                                                                    | 100                                                                                                                                                                                                                                                                                                                                                                                                        | rd                                                                           | 0110011                                                                                                                                                                                                                    | R xor                                                                                                                                                                                                                                                  |
|---------|-------------------------------|-------------------------------------------|-------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 0100000 | rs2                           | rs1                                       | 000                                                   | rd                                                                                                                                                      | 0110011                                                                    | R sub                                                                                                                                                                                                                                    | 0000000                                                                                                                                                                                                                                                                                                                                                                        | rs2                                                                                                                                                                                                                                                                                                                                | rs1                                                                                                                                                                                                                                                                                                                                                                    | 101                                                                                                                                                                                                                                                                                                                                                                                                        | rd                                                                           | 0110011                                                                                                                                                                                                                    | R srl                                                                                                                                                                                                                                                  |
| 0000000 | rs2                           | rs1                                       | 001                                                   | rd                                                                                                                                                      | 0110011                                                                    | R sll                                                                                                                                                                                                                                    | 0100000                                                                                                                                                                                                                                                                                                                                                                        | rs2                                                                                                                                                                                                                                                                                                                                | rs1                                                                                                                                                                                                                                                                                                                                                                    | 101                                                                                                                                                                                                                                                                                                                                                                                                        | rd                                                                           | 0110011                                                                                                                                                                                                                    | R sra                                                                                                                                                                                                                                                  |
| 0000000 | rs2                           | rs1                                       | 010                                                   | rd                                                                                                                                                      | 0110011                                                                    | R slt                                                                                                                                                                                                                                    | 0000000                                                                                                                                                                                                                                                                                                                                                                        | rs2                                                                                                                                                                                                                                                                                                                                | rs1                                                                                                                                                                                                                                                                                                                                                                    | 110                                                                                                                                                                                                                                                                                                                                                                                                        | rd                                                                           | 0110011                                                                                                                                                                                                                    | R or                                                                                                                                                                                                                                                   |
| 0000000 | rs2                           | rs1                                       | 011                                                   | rd                                                                                                                                                      | 0110011                                                                    | Rsltu                                                                                                                                                                                                                                    | 0000000                                                                                                                                                                                                                                                                                                                                                                        | rs2                                                                                                                                                                                                                                                                                                                                | rs1                                                                                                                                                                                                                                                                                                                                                                    | 111                                                                                                                                                                                                                                                                                                                                                                                                        | rd                                                                           | 0110011                                                                                                                                                                                                                    | R and                                                                                                                                                                                                                                                  |
|         | 0100000<br>0000000<br>0000000 | 0100000 rs2<br>0000000 rs2<br>0000000 rs2 | 0100000 rs2 rs1<br>0000000 rs2 rs1<br>0000000 rs2 rs1 | 0100000         rs2         rs1         000           0000000         rs2         rs1         001           0000000         rs2         rs1         010 | 0100000 rs2 rs1 000 rd<br>0000000 rs2 rs1 001 rd<br>0000000 rs2 rs1 010 rd | 0100000         rs2         rs1         000         rd         0110011           0000000         rs2         rs1         001         rd         0110011           0000000         rs2         rs1         010         rd         0110011 | 0100000         rs2         rs1         000         rd         0110011         R sub           0000000         rs2         rs1         001         rd         0110011         R sll           0000000         rs2         rs1         010         rd         0110011         R slt           s st         rs2         rs1         010         rd         0110011         R slt | 0100000         rs2         rs1         000         rd         0110011         R sub         0000000           0000000         rs2         rs1         001         rd         0110011         R sll         0100000           0000000         rs2         rs1         010         rd         0110011         R slt         0000000 | 0100000         rs2         rs1         000         rd         0110011         R sub         0000000         rs2           0000000         rs2         rs1         001         rd         0110011         R sll         0100000         rs2           0000000         rs2         rs1         010         rd         0110011         R slt         0000000         rs2 | 0100000         rs2         rs1         000         rd         0110011         R sub         0000000         rs2         rs1           0000000         rs2         rs1         001         rd         0110011         R sll         0100000         rs2         rs1           0000000         rs2         rs1         010         rd         0110011         R slt         0000000         rs2         rs1 | 0100000   rs2   rs1   000   rd   0110011   R sub   0000000   rs2   rs1   101 | 0100000 rs2 rs1 000 rd 0110011 R sub 0000000 rs2 rs1 101 rd 0000000 rs2 rs1 001 rd 0110011 R sl1 0100000 rs2 rs1 010 rd 0110011 R sl1 0100000 rs2 rs1 101 rd 0000000 rs2 rs1 1010 rd 0110011 R slt 00000000 rs2 rs1 110 rd | 0100000 rs2 rs1 000 rd 0110011 R sub 0000000 rs2 rs1 101 rd 0110011 0000000 rs2 rs1 010 rd 0110011 R sub 0000000 rs2 rs1 101 rd 0110011 R sub 0000000 rs2 rs1 101 rd 0110011 R sub 0000000 rs2 rs1 101 rd 0110011 R sub 0000000 rs2 rs1 110 rd 0110011 |

I type 執行 Register 和常數間運算或 memory 讀取等

Ex: addi => rs1+imme 存入 rd

| - |           |     |     |    |         | -       |           |     |     |    |         |       |
|---|-----------|-----|-----|----|---------|---------|-----------|-----|-----|----|---------|-------|
|   | imm[11:0] | rs1 | 000 | rd | 0010011 | I addi  | imm[11:0] | rs1 | 000 | rd | 0000011 | I lb  |
|   | imm[11:0] | rs1 | 010 | rd | 0010011 | I slti  | imm[11:0] | rs1 | 001 | rd | 0000011 | I lh  |
|   | imm[11:0] | rs1 | 011 | rd | 0010011 | I sltiu |           |     |     |    |         | -     |
|   | imm[11:0] | rs1 | 100 | rd | 0010011 | I xori  | imm[11:0] | rsl | 010 | rd | 0000011 | I lw  |
| Г | imm[11:0] | rs1 | 110 | rd | 0010011 | I ori   | imm[11:0] | rs1 | 100 | rd | 0000011 | I lbu |
|   | imm[11:0] | rs1 | 111 | rd | 0010011 | I andi  | imm[11:0] | rs1 | 101 | rd | 0000011 | I lhu |

S type 執行儲存至 data memory 的指令

Ex: sh => 將 rs2[15:0](half word)存入 mem(rs1+imm)的地址中

|               | imm[11:5] | rs2 | rs1 | 000 | imm[4:0] | 0100011 | S sb |
|---------------|-----------|-----|-----|-----|----------|---------|------|
|               | imm[11:5] | rs2 | rs1 | 001 | imm[4:0] | 0100011 | S sh |
| 1,555,6,6,6,6 | imm[11:5] | rs2 | rs1 | 010 | imm[4:0] | 0100011 | S sw |

B type 執行有條件的跳轉指令

Ex: beg => 比對 rs1、rs2 若相等則跳轉至 imme+current pc 的位置

| imm[12 10:5] | rs2 | rs1 | 000 | imm[4:1 11] | 1100011 | B beq  |
|--------------|-----|-----|-----|-------------|---------|--------|
| imm[12 10:5] | rs2 | rs1 | 001 | imm[4:1 11] | 1100011 | B bne  |
| imm[12 10:5] | rs2 | rs1 | 100 | imm[4:1 11] | 1100011 | B blt  |
| imm[12 10:5] | rs2 | rsl | 101 | imm[4:1 11] | 1100011 | B bge  |
| imm[12 10:5] | rs2 | rs1 | 110 | imm[4:1 11] | 1100011 | B bltu |
| imm[12 10:5] | rs2 | rs1 | 111 | imm[4:1 11] | 1100011 | B bgeu |

U type 執行常數的輸入(較 I type 的常數更大)

Ex: lui => 將 imm 存入 register rd 中的[31:20]

| imm[31:12] | rd | 0110111 | U lui   |
|------------|----|---------|---------|
| imm[31:12] | rd | 0010111 | U auipc |

J type 執行無條件跳轉

Ex: jalr => 跳轉至 imm+current pc 的位置, 並將 current pc+4 存入 rd

| imm[20 10:1 11 10:12] rd   1101111   Lial |   | imm[20 10:1 11 19:12] | rd | 1101111 | J jal |
|-------------------------------------------|---|-----------------------|----|---------|-------|
|                                           | ı | mm[20 10.1 11 19.12]  | Id | 1101111 | Jai   |

#### (2) 指令集格式欄位的名稱、長度、說明

| Formats |            |                                          |    |    |    |     |         |         |       |        |               |         |              |           | 32 I | Bits ( | RV3 | 21)                     |    |    |     |        |        |   |   |        |   |   |   |   |   |   |
|---------|------------|------------------------------------------|----|----|----|-----|---------|---------|-------|--------|---------------|---------|--------------|-----------|------|--------|-----|-------------------------|----|----|-----|--------|--------|---|---|--------|---|---|---|---|---|---|
| ronnats | 31         | 30                                       | 29 | 28 | 27 | 26  | 25      | 24      | 23    | 22     | 21            | 20      | 19           | 18        | 17   | 16     | 15  | 14                      | 13 | 12 | 11  | 10     | 9      | 8 | 7 | 6      | 5 | 4 | 3 | 2 | 1 | 0 |
| R type  |            | func7                                    |    |    |    |     |         |         |       | rs2    | rs2 rs1 func3 |         |              | rd        |      |        |     | opcode                  |    |    |     |        |        |   |   |        |   |   |   |   |   |   |
| I type  |            | imme[11:0]                               |    |    |    |     |         |         |       |        |               |         | rs1 func3 rd |           |      |        |     | opcode                  |    |    |     |        |        |   |   |        |   |   |   |   |   |   |
| S type  | imme[11:5] |                                          |    |    |    |     | rs2 rs1 |         |       |        |               | func3   | 3            | imme[4:0] |      |        |     | opcode                  |    |    |     |        |        |   |   |        |   |   |   |   |   |   |
| B type  |            | imme[11:5]<br>  { imme[12], imme[10:5] } |    |    |    |     |         |         |       | rs2    |               |         | rs1 func3    |           |      |        | 3   | { imme[4:1], imme[11] } |    |    | 1]} | opcode |        |   |   |        |   |   |   |   |   |   |
| U type  | imme[31:1  |                                          |    |    |    |     |         | 31:12   | ]     |        |               |         |              |           |      |        |     |                         |    | rd |     |        | opcode |   |   |        |   |   |   |   |   |   |
| J type  |            |                                          |    |    |    | { i | mme[    | 20], ir | nme[1 | 10:1], | imme          | [11], i | imme         | [19:12    | ]}   |        |     |                         |    |    |     |        | rd     |   |   | opcode |   |   |   |   |   |   |

所有指令固定為 32bits

- [6:0] 為 opcode 可判斷為上述六種 type 中的哪一種
- [11:7] 為 register destination ,即最後存回 register 中的地址
- [14:12] 為 function3 用來判斷其為各種 type 中的哪一項指令
- [19:15] 為 register 1 ,即運算中被用到的第一號 register 的地址
- [24:20] 為 register 2 ,即運算中被用到的第二號 register 的地址
- [31:24] 為 function3 同樣用來判斷其為各種 type 中的哪一項指令

若該種指令不需要上述某些部件則以 imme(立即數)代替,而常數的排列方式也依各種指令或有多少不同處,可從上表見得。

#### (3) Branch 指令與 Jump 指令的定址

本次 CPU 設計中 branch 指令為有條件跳轉,依照 function3 的值去選擇不同的條件,之後比對 rs1、rs2 之間的關係是否滿足跳轉的條件,其跳轉地址由 instruction 上的常數(imm) + 目前的 program counter 來獲得。

Jal、Jalr 為無條件跳轉指令,並且都會將目前執行的 program counter +4 存入 rd register 中,兩者的差異在於 jal 的跳轉地址由常數+目前的 program counter 來獲得,而 jalr 由 rs1 + 常數來獲得。

#### (4) 架構說明

i. 架構圖及說明



本次的 CPU 架構為 5 stage pipeline CPU, 5 個 stage 可分為

Fetch: 選擇、更新 pc,並讀取 instruction。

#### Decode:

分解 instruction 中的各種欄位和常數,並提出 regfile 中所需的值。

#### Execute:

利用 ALU 計算指令中傳回 regfile 的值、data memory 讀寫時的地址、跳轉條件是否符合等。 Divider 負責執行除法運算。

#### Jump\_branch:

負責運算正常跳轉時的跳轉地址。

#### Memory:

處理 data memory 的 store 和 load 指令。

#### Write back:

選擇寫回 regfile 中的值, load 值或 ALU 運算的結果。

#### regs:

利用四個 reg 去分割 CPU 成五個 stage 並儲存各個 stage 要傳去下個 stage 的值並在 posedge clk 時一同傳遞。

#### ii. 個別元件說明

Fetch



Add: 將目前的 pc+4,1 代表 1 byte,4 代表 1 word

Pc\_reg:隨著 posedge clk 更新由 mux 所選擇的 pc

Instruction\_memory:儲存指令,需以pc 為地址來讀取指令



#### Decoder:

將前面提到指令中的 opcode、rd、function3 等 controller 需要的值 切割出來

#### Imm decoder:

將每個指令中所含的常數提出並延長成 32bits

Reg\_file:

內含 32 個 register 每次都會在 decoder 傳遞 rs1、rs2 index 後取出兩者內存取的值,在 write\_back stage 時也會將回傳值存入 rd

#### Branch\_predict:

特殊運算中預測跳轉時計算跳轉地址

#### Execute



#### ALU\_mux:

連到 ALU 的兩個 mux 中上方的 mux 選擇(pc or rs1)、下方的 mux 選擇(rs2 or imm)。

#### ALU:

計算指令中傳回 regfile 的值、data memory 讀寫時的地址、Branch 條件是否符合等。

#### JB mux:

選擇(pc(branch、jal) or rs1(jalr))。

#### Jump branch:

用來計算跳轉之地址並將值傳到 fetch stage 的 mux。



#### Data\_memory:

儲存、讀取時以 rs1+imm 作為 address, 儲存 rs2 值進入 memory。

#### Load filter:

load 時皆讀取 32bits,但當指令為 load halfword 或 load byte 時則需 要將不需要的部分 flush 掉。

Write\_back\_mux:

選擇傳回 regfile 的值為 ALU\_result 或是讀取出的資料。

# 2、 系統目前可執行之指令

|              | imm[31:12]       |     |     | rd          | 0110111 | U lui   |
|--------------|------------------|-----|-----|-------------|---------|---------|
|              | imm[31:12]       |     |     | rd          | 0010111 | U auipc |
| imn          | n[20 10:1 11 19: | 12] |     | rd          | 1101111 | J jal   |
| imm[11:0]    |                  | rs1 | 000 | rd          | 1100111 | I jalr  |
| imm[12 10:5] | rs2              | rs1 | 000 | imm[4:1 11] | 1100011 | B beq   |
| imm[12 10:5] | rs2              | rs1 | 001 | imm[4:1 11] | 1100011 | B bne   |
| imm[12 10:5] | rs2              | rs1 | 100 | imm[4:1 11] | 1100011 | B blt   |
| imm[12 10:5] | rs2              | rs1 | 101 | imm[4:1 11] | 1100011 | B bge   |
| imm[12 10:5] | rs2              | rs1 | 110 | imm[4:1 11] | 1100011 | B bltu  |
| imm[12 10:5] | rs2              | rs1 | 111 | imm[4:1 11] | 1100011 | B bgeu  |
| imm[11:0]    |                  | rs1 | 000 | rd          | 0000011 | I lb    |
| imm[11:0]    |                  | rs1 | 001 | rd          | 0000011 | I lh    |
| imm[11:0]    |                  | rs1 | 010 | rd          | 0000011 | I lw    |
| imm[11:0]    |                  | rs1 | 100 | rd          | 0000011 | I lbu   |
| imm[11:0]    |                  | rs1 | 101 | rd          | 0000011 | I lhu   |
| imm[11:5]    | rs2              | rs1 | 000 | imm[4:0]    | 0100011 | S sb    |
| imm[11:5]    | rs2              | rs1 | 001 | imm[4:0]    | 0100011 | S sh    |
| imm[11:5]    | rs2              | rs1 | 010 | imm[4:0]    | 0100011 | S sw    |

| imm[11:0] |       | rs1 | 000 | rd | 0010011 | I addi  |
|-----------|-------|-----|-----|----|---------|---------|
| imm[11:0] |       | rs1 | 010 | rd | 0010011 | I slti  |
| imm[11:0] |       | rs1 | 011 | rd | 0010011 | I sltiu |
| imm[11:0] |       | rs1 | 100 | rd | 0010011 | I xori  |
| imm[11:0] |       | rs1 | 110 | rd | 0010011 | I ori   |
| imm[11:0] |       | rs1 | 111 | rd | 0010011 | I andi  |
| 0000000   | shamt | rs1 | 001 | rd | 0010011 | I slli  |
| 0000000   | shamt | rs1 | 101 | rd | 0010011 | I srli  |
| 0100000   | shamt | rs1 | 101 | rd | 0010011 | I srai  |
| 0000000   | rs2   | rs1 | 000 | rd | 0110011 | R add   |
| 0100000   | rs2   | rs1 | 000 | rd | 0110011 | R sub   |
| 0000000   | rs2   | rs1 | 001 | rd | 0110011 | R sll   |
| 0000000   | rs2   | rs1 | 010 | rd | 0110011 | R slt   |
| 0000000   | rs2   | rs1 | 011 | rd | 0110011 | Rsltu   |
| 0000000   | rs2   | rs1 | 100 | rd | 0110011 | R xor   |
| 0000000   | rs2   | rs1 | 101 | rd | 0110011 | R srl   |
| 0100000   | rs2   | rs1 | 101 | rd | 0110011 | R sra   |
| 0000000   | rs2   | rs1 | 110 | rd | 0110011 | R or    |
| 0000000   | rs2   | rs1 | 111 | rd | 0110011 | R and   |

目前 CPU 可以執行上方表格中 37 種指令和特殊設計中的浮點數加減法、乘 法和除法。

# 3、 系統驗證方法與結果分析

(1) CPU 測試資料: 這次利用三種測試來測驗我們的 CPU

第一種:將所有用到的指令分別測試以確認每種指令皆可執行

第二種:執行 merge sort 分別測試三種(32、15、27 筆測資),將測資由小至大排列。

第三種:計算費氏數列中第五、第十和第十二項數分別為何 (撰寫的 code 內容可參考.test/progAll)

(2) Machine code (IR)生成過程

先專寫 RISC-V 組合語言(基本測試+merge sort+費氏數列),將寫好的 main.s 與要設定的環境(如 main、result 位置等) setup.s 放入 linux 環境利用 assembler+linker 把他轉為執行檔 main.exe,最後反組譯回我們所要的 IR main.hex 檔及可方便 debug 的 main.dump 檔以及記憶體印象檔。



# (3) 驗證方法

我們將 instruction read 進 instruction memory, 並開始執行 CPU,實行過程中會將算好的答案寫入 data memory,待所有運算結束後比對 Golden data(正確答案)和我們寫入的答案,並標記其在 memory 中的位置、寫入的值、是否通過等

■ Insert Instruction to instruction memory



Use the result in data memory (0x9000) to compare with golden file



# 結果分析

"單一"指令正確性 (1)



dm w en=f,表示存入 1 word(ffff fff0 == -16) 進入 address 9000

```
add:
                           DM['h9000] = fffffff0, pass
 li t0, 0xffffffff # -1
                           DM['h9004] = ffffffff8, pass
 li t1, 0xffffffff # -1
 add t0, t0, t1 \# t0 = -2
                          DM['h9008] = 00000008, pass
                # t0 = -3
 add t0, t0, t1
                           DM['h900c] = 00000001, pass
                \# t0 = -4
 add t0, t0, t1
                           DM['h9010] = 00000001, pass
 add t0, t0, t1
                # t0 = -5
 add t0, t0, t1
                # t0 = -6
                          DM['h9014] = 78787878, pass
 li t1, 0xfffffffe # -2
                           DM['h9018] = 000091a2, pass
 add t0, t1, t0
                # t0 = -8
                # t0 = -10 DM['h901c] = 00000003, pass
 add t0, t1, t0
               # t0 = -12 DM['h9020] = fefcfefd, pass
 add t0, t1, t0
               \# t0 = -14
 add t0, t1, t0
                # t0 = -16 DM['h9024] = 10305070, pass
 add t0, t1, t0
 sw t0, 0(s0)
                           DM['h9028] = ccccccc, pass
 addi s0, s0, 4
                           DM['h902c] = fffffffcc, pass
```

以 add 為例,運算出答案為 fffffff0(-16)後輸入 data memory 地址為 9000 的位置,並比對 golden data 後確定為正解

#### (2) 程式正確性

i. 排序(需自行撰寫組合語言)



```
DM['h9114] = 000000dd, pass

DM['h9118] = 000000f7, pass

DM['h911c] = 00000114, pass

DM['h9120] = 0000019c, pass

DM['h9124] = 000001bb, pass
```

從 nWave 中可見得從上到下分別儲存了 f7(247)至地址 9118、114(276)至地址 911c、19c(412)至地址 9120,數字從小往大排列符合設計理念,且和 golden data 相符

ii. 費氏數列(需自行撰寫組合語言)



將費氏數列中第十二個數 90(144)存入 9008,符合設計理念,且和 golden data 相同

# 5、 SuperLint 與 ICC 檢查結果

(1) SuperLint 檢查結果



#### 主要有三大類問題:

- i. Coding style 不佳: 利用講義上注意的事項——解決,大部分都是else、default 等問題。
- ii. Overflow 問題:主要是有些加減法運算只要存放的結果沒有比原有的位元長度還多 1bits,系統就會假設會有 overflow 問題發生並提醒要更改。
- iii. 有些判斷式內的判斷條件根本不會發生,必須修改掉。

# (2) ICC 檢查結果

為了有效提升 ICC 檢查結果,除了盡可能增加各種類型的指令使cpu 每個功能都能確實執行到之外,我們發現也可以透過簡化硬體的方法來達成,在我們所使用的 ISA 架構下,cpu 的 address 傳遞的資料實際上最大就是 16bits,而當初方便起見我們傳輸線都設定為 32bits,且相關硬體內容也是 32bits 的大小,也就是說其實有很多地方無法 toggle 到,因此進行硬體簡化,將多餘 32bits 的部分簡化成 16bits,而 ICC 的結果也有顯著提升,特別是 adder\_pc 的部分,由原本 40 多%提升到75%,將近兩倍之多。



```
Module
                                                                                                                                Block Toggle
                                                                                                                           100% 5 / 5
Req PC
                                                                                                                      ***
                                                                                                                                                83% 29 / 39
                                               File: /home/ncku_class/vsd2022/vsd202275/Desktop/Final_0/src/Reg_PC.v
                  Line
                         module Reg_PC (clk,rst,next_pc,stall,current_pc);
input clk,rst,stall;
input [15:0] next_pc;
output reg [15:0] current_pc;
                     1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
                              always @(posedge clk or posedge rst)
                              begin
if (rst)
begin
                                    current_pc <= 16'b0;
                                    else
                                    begiņ
                                         if (stall)
```



```
Module
                                                                                                                                                       Block
RegFile
                                                                                                                                           ··· 100% 9 / 9 99% 113 / 114
                     Line
                                                        File: /home/ncku_class/vsd2022/vsd202275/Desktop/Final_0/src/RegFile.v
                               nodule RegFile (clk, rst, wb_en, wb_data, rd_index, rs1_index, rs2_index, rs1_data_out, rs2_data_out);
                                    input clk, rst, wb_en, wb_data, rd_index, input clk, rst; input wb_en; input [3I:0] wb_data; input [4:0] rd index, rs1_index, rs2_index; output reg[31:0] rs1_data_out, rs2_data_out;
                           8
                                    reg [31:0] registers[0:31];
                          10
                                    integer i;
                         11
12
13
                                    parameter rd_i =rd_index ;
parameter rsl_i =rsl_index
parameter rs2 i =rs2 index
                                                                                               /////
                         14
15
```

# 6、 合成結果

- (1) 速度(需附上截圖,Setup time 和 Hold time slack 都>0):
  - i. Clk period=70ns

(在 RC wire load 沒有去除的情況下,若去掉 constraint period 可到 44ns)

由於 CPU 內部支援快速乘法器導致 critical path 變很長,所以加上 特殊硬體後 clk period 最快只能到 70ns。

ii. Setup time slack

```
alu/BM0/U4604/Y (OAI2BB1X1)
                                                                                                        0.17
                                                                                                                         103.50 f
                                                                                                                                                                                   •
 alu/BMO/U4604/Y (OAI2BB1X1)
alu/BMO/product[31] (booth_multiplier)
alu/U261/Y (AOI211X1)
alu/U1052/Y (OAI211X1)
alu/alu_out[31] (ALU)
mux_alu_div/i1[31] (Mux_3)
mux_alu_div/U7/Y (AOI22X1)
mux_alu_div/U6/Y (INVX1)
mux_alu_div/o[31] (Mux_3)
reg_m/alu_out_in[31] (Reg_M)
reg_m/alu_out_out_reg[31]/D (DFFRHQX1)
data arrival time
                                                                                                        0.00
                                                                                                                        103.50 f
103.89 r
                                                                                                                         104.11 f
                                                                                                        0.00
                                                                                                                         104.11 f
                                                                                                                         104.11 f
                                                                                                        0.00
                                                                                                                         104.45 r
                                                                                                        0.14
                                                                                                                         104.59 f
                                                                                                        0.00
                                                                                                                         104.59 f
                                                                                                                         104.59 f
                                                                                                        0.00
                                                                                                        0.00
                                                                                                                         104.59 f
  data arrival time
                                                                                                                         104.59
  clock CLK (rise edge)
                                                                                                     105.00
                                                                                                                         105.00
  clock network delay (ideal)
reg_m/alu_out_out_reg[31]/CK (DFFRHQX1)
                                                                                                        0.00
                                                                                                                        105.00
105.00 r
   library setup time
   data required time
                                                                                                                         104.62
   data required time
   data arrival time
                                                                                                                        -104.59
   slack (MET)
                                                                                                                            0.03
***** End Of Report *****
                                                                                                                           Report 1
```

iii. Hold time slack

| reg w/ld data in[0] (Reg W)            | 0.00  | 35.24 f |  |
|----------------------------------------|-------|---------|--|
| reg w/ld data out reg[0]/D (DFFRHQX1)  | 0.00  | 35.24 f |  |
| data arrival time                      |       | 35.24   |  |
| clock CLK (rise edge)                  | 35.00 | 35.00   |  |
| clock network delay (ideal)            | 0.00  | 35.00   |  |
| reg_w/ld_data_out_reg[0]/CK (DFFRHQX1) | 0.00  | 35.00 r |  |
| library hold time                      | -0.03 | 34.97   |  |
| data required time                     |       | 34.97   |  |
| data required time                     |       | 34.97   |  |
| data arrival time                      |       | -35.24  |  |
| slack (MET)                            |       | 0.27    |  |
| esign vision>                          |       |         |  |

#### iv. Pre-simulation(synthesized) pass

```
$finish called from file "top_tb.v", line 139.

$finish at simulation time 1934065000

VCS Simulation Report

Time: 1934065000 ps

CPU Time: 437.340 seconds; Data structure size: 7.2Mb

Sun Jan 8 22:34:11 2023

CPU time: 9.554 seconds to compile + 7.866 seconds to elab + 11.878 seconds to link + 437.377 seconds in si

[vsd202271@cic-svr ~/final]$ ■
```

#### v. No latch in the design!



#### (2) 面積(需附上截圖)

Number of nets: 34986 Number of cells: 18093 Number of combinational cells: 16241 Number of sequential cells: 1645 Number of macros/black boxes: Number of buf/inv: 2346 Number of references: 25 Combinational area: 400096.067348 Buf/Inv area: 15693.955400 Noncombinational area: 96349.177177 Macro/Black Box area: 0.000000 Net Interconnect area: 2443758.884521 Total cell area: 496445.244525 Total area: 2940204.129047 design vision>

Total cell area: 496445um<sup>2</sup>

#### (3) 功耗(需附上截圖)

Global Operating Voltage = 1.62
Power-specific unit information :
Voltage Units = 1V
Capacitance Units = 1.000000pf
Time Units = 1ns
Dynamic Power Units = 1pW
Leakage Power Units = 1pW (derived from V, C, T units) Cell Internal Power = 970.2130 uW Net Switching Power = 184.1920 uW (16%) = 1.1544 mW (100%) Total Dynamic Power = 20.1878 uW Cell Leakage Power Internal Switching Leakage Total Power Group Power Power Power Power ) Attrs 0.00%) io\_pad 0.0000 0.0000 0.0000 0.0000 memory black\_box clock\_network 0.0000 0.0000 0.0000 0.0000 0.0000 0.0000 0.0000 0.0000 0.00%) register sequential 75.60%) 0.00%) 0.8734 1.1360e-02 3.2245e+06 0.8879 sequential 2.6378e-05 combinational 9.6832e-02 2.6092e-07 3.3376e-05 24.40%) 0.1728 1.6957e+07 0.2866 0.9702 mW 0.1842 mW 2.0188e+07 pW 1.1746 mW Total \*\*\*\*\* End Of Report \*\*\*\*\*

total static power: 20.1878 uW

total dynamic power: 1.1544 mW

# 7、 Layout 結果

(1) DRC

```
RULECHECK CTM.A.1
RULECHECK CTM.R.5
RULECHECK MIM.M5.W.1
RULECHECK MIM.M5.S.1
RULECHECK MIM.M5.S.2
RULECHECK MIM.M5.S.2
RULECHECK MIM.M5.S.2
RULECHECK MIMVIA.S.1
RULECHECK MIMVIA.S.2
RULECHECK MIMVIA.E.1
RULECHECK MIMVIA.E.1
RULECHECK MIMVIA.C.1
RULECHECK MIMVIA.R.1
RULECHECK MIMVIA.R.1
RULECHECK SBD.W.1.SBD.W.1.1
RULECHECK SBD.W.2_SBD.W.2.1
RULECHECK SBD.W.3
RULECHECK SBD.W.3
RULECHECK SBD.W.4
RULECHECK SBD.S.1
RULECHECK SBD.S.1
RULECHECK SBD.S.1
RULECHECK SBD.S.1
RULECHECK SBD.E.1
RULECHECK SBD.E.2
RULECHECK SBD.E.2
RULECHECK SBD.D.1
                                                                                                       TOTAL Result Count = 0
                                                                                                                                                                             (0)
                                                                                                       TOTAL Result Count = 0
TOTAL Result Count = 0
                                                                                                                                                                              (0)
                                                                                                       TOTAL Result Count = 0
TOTAL Result Count = 0
                                                                                                                                                                             (0)
(0)
                                                                                                        TOTAL Result Count = 0
                                                                                                                                                                              (0)
                                                                                                       TOTAL Result Count = 0
TOTAL Result Count = 0
                                                                                                                                                                              (0)
                                                                                                       TOTAL Result Count =
TOTAL Result Count =
                                                                                                                                                                             (0)
(0)
                                                                                                       TOTAL Result Count = 0
                                                                                                                                                                             (0)
                                                                                                                                                                              (0)
                                                                                                        TOTAL Result Count = 0
                                                                                                                                                                             (0)
                                                                                                       TOTAL Result Count = 0
                                                                                                                                                                             (0)
(0)
                                                                                                                                                                              (0)
                                                                                                        TOTAL Result Count = 0
                                                                                                                                                                             (0)
  RULECHECK SBD. E. Z
RULECHECK SBD. E. 1. 1
RULECHECK SBD. E. 3
RULECHECK SBD. R. 2
RULECHECK SBD. R. 2
RULECHECK SBD. R. 3
RULECHECK SBD. R. 4
RULECHECK SBD. R. 5
                                                                                                       TOTAL Result Count = 0
TOTAL Result Count = 0
                                                                                                                                                                             (0)
(0)
                                                                                                       TOTAL Result Count = 0
TOTAL Result Count = 0
TOTAL Result Count = 0
                                                                                                                                                                              (0)
                                                                                                                                                                             (0)
                                                                                                                                                                             (0)
  RULECHECK SBD.R.4
RULECHECK SBD.R.5
                                                                                                       TOTAL Result Count = 0
TOTAL Result Count = 0
                                                                                                                                                                             (0)
     -- SUMMARY
  TOTAL CPU Time: 9
TOTAL REAL Time: 9
TOTAL Original Layer Geometries: 74329 (831039)
TOTAL DRC RuleChecks Executed: 366
                                                                                      97528 (207356)
  TOTAL DRC Results Generated:
                                                                                                                                                                                                                 20:33

→ ○ 在這裡輸入文字來搜尋

                                                                                                        🐞 😎 🥅 🚱 🧎
                                                                                                                                                                                                            →
```

#### (2) LVS



# (3) Layout



# 詳細過程可參考影片:

 $\frac{https://drive.google.com/drive/folders/1KQXQewABxRKX\_CL1gAn0fu6nHqsbm}{qWL?usp=share\_link}$ 

# 8、 管線化

#### (1) 設計與劃分

採用典型的 RISC CPU pipeline 架構,共有五 stage 的管線劃分,其中依序由 D\_reg,E\_reg,M\_reg,W\_reg 來區隔。

| Instr. No.  |    |    | Pip | eline Sta | age |     |     |
|-------------|----|----|-----|-----------|-----|-----|-----|
| 1           | IF | ID | EX  | МЕМ       | WB  |     |     |
| 2           |    | IF | ID  | EX        | MEM | WB  |     |
| 3           |    |    | IF  | ID        | EX  | МЕМ | WB  |
| 4           |    |    |     | IF        | ID  | EX  | МЕМ |
| 5           |    |    |     |           | IF  | ID  | EX  |
| Clock cycle | 1  | 2  | 3   | 4         | 5   | 6   | 7   |

#### i. IF stage 讀取指令:

instruction memory 根據 pc register 提供的地址,將正確的指令內容傳遞到 D reg,準備下一級輸出。

#### ii. ID stage 指令解碼:

Decoder 從 D\_reg 所得到的指令內容進行解碼,並使 register file 預備好所需的傳遞內容,最後傳入 E reg,準備下一級輸出。

#### iii. EX stage 執行:

Alu 接收來自  $E_{reg}$  或是 MEM 層的內容並執行運算,將結果傳入  $M_{reg}$ ,準備下一級輸出,branch,juump 指令亦會在此層級執行跳 轉。

# iv. MEM stage 記憶體存取:

將上一級 M\_register 傳遞過來的內容存入 data memory,或是從中取出,並將可能被用到的內容往下一級 W reg 傳入。

#### v. WB stage 寫回暫存器:

將 W\_reg 的傳遞內容寫入 register file 或是 data memory。



#### (2) 管線化的危障

此 pipeline 模式將會出現 3 種 hazard 分別為 structure hazard ,control hazard ,data hazard

#### i. structure hazard

源自於硬體資源不足,當 cpu 要在同一 cycle 內 fetch 和 load 資料時會產生衝突,因此將 memory 切成 IM 與 DM 兩塊,使兩者在不同的 cycle 執行。



#### ii. control hazard

當執行到 branch 或 jal 等跳轉指令時,必須等到 EX stage 才能得知是否要跳轉,若要跳轉則須把前兩條指令改為 nop,controller 的訊號也要改成 nop,而 D\_reg ,E\_reg 將 output 改為 nop 訊號,在此之後 pc 便會指到對的指令位址,因此每次跳轉時會產生 stall 而拖慢cpu 執行速度,為此我們有設計 branch prediction 因應此情形。

#### iii. data hazard

當指令用到前一條指令的 write register data 時,會發生 data 來不及 更新的情況,而發生錯誤,可分為下列兩種。 a. (R-type/Ii-type/S-type/B-type/Ij-type) +(R-type/Ii-type/IL-type/S-type/B-type/Ij-type):

將 WB stage 中最新的 data forward 到 EX/ID stage, MEM 中最新的 data forward 到 EX stage, 其中透過 mux 來控制是否要選擇使用 forwarding 的 data。



b. (R-type/Ii-type/IL-type/S-type/B-type/Ij-type) +(IL-type/Ul-type/Ua-type):

load use hazard 必須等到 data memory 拿到資料後才能 forward, 所以只能從 WB stage forward 到 ID stage,而其中將加入一個 stall 等待從 memory 拿取資料的時間,並將 E reg flush 掉。

# 9、 特殊設計(例如 cache、支援浮點數運算等額外設計都可提出)



- i. Extend 32-bit multiplier to 33-bit multiplier' = {32'd{multiplier},1'd0}
- ii. Check multiplier'[1:0], multiplier' [2:1], multiplier' [3:2], ..., multiplier' [32:31] at the same time. If equal to 01/10, add/sub shifted multiplicand By the way, the number multiplicand shifting depends on the number of multiplier's bit checked.
- iii. Sum of these 32 add/sub shifted multiplicands is the product result



可看到範例為 8\*2=16。當 operand1=8 及 operand2=2 時,經過 1 個 cycle 後乘法器會算出正確的結果為 16。

# (2) divider algorithm:



#### 1<sup>st</sup> cycle:

- 1. Prepare 2 operands
  - 1 operand : dividend expand = {31'd0, 32'd{dividend}, 1'd0}
  - 1 operand: divisor
- 2. Give the start signal (inform the subtractor is ready)

#### $2^{nd} \sim 32^{th}$ cycle:

- 1. Give the busy signal: show the subtractor is working
- 2. Comparison: dividend expand[63:32]: divisor
  - a. if (dividend[63:32] > divisor) dividend expand[0] = 1;
  - b. else dividend expand[0] = 0;
- 3. Left rotate 1 bit

#### 32th cycle (Final result):

- 1. remainder: dividend\_expand[63:32]
- 2. quotient : dividend expand[31:0]
- 3. Give the valid signal to show that the "divide" operation finish.





可看到範例為 8/2=4。當 operand1=8 及 operand2=2 時,經過 32 個 cycle 後除法器會算出正確的結果為 4。

#### (3) Float point substractor, adder:



上圖是 float point 加減法運算的流程圖,input 為兩個 float point 格式的數值:operand1, operand2,以及一個控制加減法的 add\_sub(0 為加, 1 為減),因為浮點數形式的數值第 31 位是 signed bit,可以很容易的和加減法互相消除,所以首先第一個步驟要先將加減法一律更改為加法,所以將 add\_sub 和operand2 的 signed bit 做 xor,將得到的數值做為 operand2 的 signed bit,接下來的步驟是要將 operand1, operand2 比較 exponent 的大小,將 exponent 比較大的數值放在 operand1 的位置,比較小的放在 operand2,接下來就是將 fraction 隱藏的小數點前的 1 補回去,之後將 operand2 的 exponent 加減以及將 fraction shift,將 operand2 的 exponent 和 operand1 的 exponent 數值相同。



接下來就是依照兩個數值的 signed bit,將其 fraction 轉換為二的補數的形式,這樣就可以直接做加法,所以轉換完後就直接將兩個數值的 fraction 相加,相加後為二的補數形式,所以要依據將加後的數值的第一個 bit,將它當作 signed bit,如果 signed bit 為 1,就要將後面的數值轉換回正數,之後就是依照 fraction 的表示方式,在小數點前省略一個 1,並且只能有一個 1 的形式將 fraction 的小數點做 shift,並且依照 shift 更新 exponent,最後得到的就是答案了,將其作為 result 輸出。

#### 驗證結果:



▲先 load 所需要的測資,因為是 32bits 的大數,所以必須用 lui+addi 來產生

mem0:001111111100000000101000111101100 mem1:01000011100000000111100011111100 mem2:11001001000011010011110100110011 mem3:0100011101011011010111110000011

instruction mem0+mem1 mem2+mem3 mem0-mem1 mem2-mem3



▲可看見測資(1)、(2)結果皆正確

(1)

001111111100000000101000111101100(1.0025)

+

010000111000000001111000111111100(256.9452)

=

01000011100000001111100101001110(257.9477)

(2)

11001001000011010011110100110011(-578515.15651)

+

010001110101101101010111110000011(56151.51)

=

11001000111111111100001111101110101(-522363.64651)

110000110111111111111100010101010110



▲可看見測資(3)、(4)結果皆正確

(3)

001111111100000000101000111101100(1.0025)

\_

01000011100000000111100011111100(256.9452)

=

1100001101111111111111000101010101(-255.9427)

11001001000011010011110100110011(-578515.15651)

\_

010001110101101101010111110000011(56151.51)

=

110010010001101011111001010101011(-634666.66651)

#### (4) Branch Prediction



Branch\_prediction 計算預測跳轉的 pc 地址(算法同 jump\_branch), 並且儲存目前 decode stage 的 pc+4 作為預測錯誤時回復的地址

Controller 負責確認是否執行預測跳轉



- i. 本次的 Branch\_prediction 有四個 stage,其中 11、10 會預測跳轉, 00、01 則只執行正常跳轉
- ii. 所需 rs1、rs2 == Execute、Memory stage 中的 rd 時不執行預測跳轉
- iii. 和正常跳轉不同,預測跳轉只需要 flush 掉 fetch 和 decode 間的 register,若預測錯誤時一樣 flush 掉同一個 register
- iv. 預測後令 predicted 為 1,並進行檢查,檢查過後在降回 0

#### 結果:



#### 10、 問題與討論

- (1) 關於單一指令需要超過 1 cycle 的指令如何優化:
  - i. 討論原因:

在 pipeline-CPU 當中如果有一個指令的執行階段超過 1-cycle,CPU 的 fetch 階段以及 execute 階段會 stall (停佇),使得電腦會有許多單元會進入 idle 的狀態,而且電腦需要經常的使用這種指令的時候,就會造成大量資源和時間的浪費,使得 CPU 的整體效率變的很低。

#### ii. 討論結果:

可以考慮使用"Speculative execution" (預測執行)的方式處理,這個是一種優化的方式,讓其他獨立的指令先行,使的在資源過剩的情況下能夠繼續動作。和 branch prediction 很像,但是不再受限於會跳轉的條件判斷或是只適用於迴圈運算的指令條件。

#### 方法優點:

a.執行效率大幅提升,不會受限於執行週期長的指令。 方法缺點:

- a. 需要有運算資源被閒置,不會搶奪正在執行指令的資源。
- b.增加控制器的複雜度,需要判斷哪些指令沒有資料的相依性。
- c.安全性的議題 (關於 speculative cpu 被攻擊的新聞可以在網路上查到)

- (2) 關於 cache 在 cpu 應該使用 write-back 還是 write-through
  - i. 討論原因:

在更改 cache 内容的時候,什麼時候寫回 memory 會影響到後續指令的正確性,以及對 CPU 的效率也有影響。

- a. 使用 write-back: 更新 cache 之後對 cache 進行標記,不會同步 更新 memory 的內容,直到 cache 標記的值要被其他資料覆蓋 住時,才會更新 memory 的內容。
- b. 使用 write-through: 更新 cache 的時候同時對 memory 進行更新。

#### ii. 討論結果:

- a. 使用 buffer 進行緩衝,在合適的時間進行更新。
  - 甲. 這是常見的方式處理 cache 對 memory 更新動作。
  - 乙. 通常會在資料被連續更新兩次以上時,將 buffer 的內容更新給 memory。
- b. 根據 access memory 的代價以及對後續指令進行評估選擇。
  - 甲. 因為使用 cache 的原因在於"重複存取同樣位置的記憶體", 所以先檢查後續指令會不會重複存取這個位置決定要不要進 行 memory 的更新。
  - 乙. 如果後續指令有很長時間不同的位置使用 write-back
  - 丙. 如果後續指令會重複讀取相同的位置使用 write-through
  - 丁. 但這樣的設計會比較適合 cache 小的 CPU, 因為 cache 的更新會很快, 只用 write-through 效率太低落, 但用 write-back 可能會等不到下一個使用,就會被其他資料覆蓋。
  - 戊. 缺點會是需要硬體檢查後續的指令。

#### 11、 參考資料

大部分資料皆在雲端資料夾裡

https://drive.google.com/drive/folders/1gkNXiBWA3KkTxwD9GrSSlMST1YkHnX9U?usp=share link

快速乘法器

https://zh.wikipedia.org/zh-

<u>tw/%E5%B8%83%E6%96%AF%E4%B9%98%E6%B3%95%E7%AE%97%E6%B3%</u>95

https://blog.csdn.net/zhouxuanyuye/article/details/105742178

除法器

https://ithelp.ithome.com.tw/articles/10161144

小數運算:

https://blog.csdn.net/maxwell2ic/article/details/81076475

branch prediction:

https://zh.wikipedia.org/wiki/%E5%88%86%E6%94%AF%E9%A0%90%E6%B8%AC%E5%99%A8

https://ithelp.ithome.com.tw/m/articles/10265705